Freescale Semiconductor DSP56366 Uživatelský manuál Strana 233

  • Stažení
  • Přidat do mých příruček
  • Tisk
  • Strana
    / 366
  • Tabulka s obsahem
  • KNIHY
  • Hodnocené. / 5. Na základě hodnocení zákazníků
Zobrazit stránku 232
Timer/Event Counter Programming Model
DSP56366 24-Bit Digital Signal Processor User Manual, Rev. 4
Freescale Semiconductor 11-3
11.3 Timer/Event Counter Programming Model
The DSP56366 views each timer as a memory-mapped peripheral with four registers occupying four 24-bit
words in the X data memory space. Either standard polled or interrupt programming techniques can be
used to service the timers. The timer programming model is shown in Figure 11-3.
Figure 11-2 Timer Block Diagram
GDB
Control/Status
Register
TCSR
Counter
Timer interrupt/
Timer Control
CLK/2TIO
Compare
Register
TCPR
=
24
24
DMA request
Logic
Load
Register
Count
Register
TLR
prescaler CLK
TCR
24249
2
24242424
24
(Timer 0
only)
AA0676
Zobrazit stránku 232
1 2 ... 228 229 230 231 232 233 234 235 236 237 238 ... 365 366

Komentáře k této Příručce

Žádné komentáře