Freescale-semiconductor Microcontrollers Uživatelský manuál Strana 528

  • Stažení
  • Přidat do mých příruček
  • Tisk
  • Strana
    / 892
  • Tabulka s obsahem
  • ŘEŠENÍ PROBLÉMŮ
  • KNIHY
  • Hodnocené. / 5. Na základě hodnocení zákazníků
Zobrazit stránku 527
HCS08 On-Chip DBG Module
Trigger Module Settings Window
528
Microcontrollers Debugger Manual
Start recording after trigger hit and DO NOT halt when the fifo is full: The DBG
module starts recording program flow information on trigger condition match. The
DBG module does not halt the processor/debugger on trigger condition match.
Data Recording
The data recording options are available for Capture Triggers only and are selected from
the list box in the Trigger Settings tab of the Trigger Module Settings window.
Figure 23.29 Data Recording Control
Halt when the fifo is full: The DBG module records data accesses continuously and
halts the processor/debugger when the capture buffer is full.
Do not halt when the fifo is full: The DBG module records data accesses
continuously but does not halt the processor/debugger when the capture buffer is full.
Zobrazit stránku 527
1 2 ... 523 524 525 526 527 528 529 530 531 532 533 ... 891 892

Komentáře k této Příručce

Žádné komentáře